摘要 針對空空導(dǎo)彈高速圖像信息處理板上出現(xiàn)的電壓壓降較大,導(dǎo)致集成電路無法正常工作的問題,將電源完整性理論與PCB設(shè)計實(shí)例相結(jié)合,提出了解決高速印制電路板中電源完整性的措施,并將壓降控制在0.5%以內(nèi),為目益復(fù)雜的高速印制電路板設(shè)計提供了參考。
本文引用地址:隨著空空導(dǎo)彈高速圖像信息處理板上DSP、FPGA等大規(guī)模數(shù)字集成電路的廣泛應(yīng)用,信號的頻率也越來越高,圖像信息處理板出現(xiàn)電源壓降較大的問題。頻率較低時,可將電源和地作為一個完整的參考平面,電源壓降較小。但高頻時,由于分布電感ESL的影響,電源、地平面相當(dāng)于一個諧振腔,具有諧振特性。電源平面其實(shí)可看成是由較多電感和電容構(gòu)成的網(wǎng)絡(luò),也可看作是一個共振腔,在一定頻率下,這些電容和電感會發(fā)生諧振現(xiàn)象,從而影響電源層的阻抗。隨著頻率的增加,電源阻抗是不斷變化的,尤其是在并聯(lián)諧振效應(yīng)顯著的時候,電源阻抗也隨之明顯,因此在瞬間電流通過時便會產(chǎn)生一定的電壓降和電壓擺動。而大部分?jǐn)?shù)字電路器件對電源波動的要求在正常電壓的±5%范圍之內(nèi),因此造成數(shù)字電路器件不能正常工作。
本文將電源完整性理論和PCB設(shè)計實(shí)例相結(jié)合,在諧振、電源阻抗、避免重要信號線跨越平面層分割、直流壓降等方面做了電源完整性方面的優(yōu)化設(shè)計。
1 通過諧振分析優(yōu)化印制板布局
諧振模式計算分析的是由PCB中電源和地的結(jié)構(gòu)而可能引發(fā)的風(fēng)險,包括疊層、板材以及地電分割等,目的是使印制電路板在所關(guān)注的頻率范圍內(nèi)不發(fā)生諧振。
觀察PCB的諧振模式下的電壓分布,盡量避免將大電流IC放置在諧振位置或其附近位置。圖像信息處理板上電源和地的諧振圖,如圖1所示。
從圖中可知,印制電路板右上角諧振較大,因此在印制電路板布局時大電流IC器件盡量避免放置在印制板的右上角。
2 降低電源阻抗優(yōu)化電路設(shè)計
系統(tǒng)電源部分的好壞直接影響到系統(tǒng)的穩(wěn)定性,甚至可能使得系統(tǒng)邏輯錯誤。一個低阻抗的電源分布系統(tǒng)是比較理想的,至少在整個系統(tǒng)的工作頻段內(nèi)呈低阻抗,從而具有較小的壓降。以圖像處理板上的FPGA為例,供電電源為3.3 V,電壓噪聲限為5%,最大瞬間電流為0.15 A,則設(shè)計的最大電源阻抗如式(1)所示
對FPGA的3.3 V電源做電源阻抗仿真,圖2所示為FPGA的3.3 V電源阻抗。
從圖中可看到,在357 MHz、765 MHz處諧振頻點(diǎn)阻抗較高,需要選擇合適的去耦電容,以改善電源阻抗特性。這里選取電容值為200 pF封裝為0603的電容作為FPGA的去耦電容,因?yàn)樗奶卣髑€與電源阻抗曲線峰值頻點(diǎn)一致,這樣可將電源阻抗的峰值降低。
200 pF的去耦電容布局選擇在357 MHz諧振電壓波動最大的位置處,因在此處諧振比較明顯,同樣在728 MHz處諧振頻點(diǎn)電源阻抗也較高,因此再加上兩個62 pF電容后,電源阻抗如圖3實(shí)線所示,虛線為最初沒有加電容的電源阻抗。
從圖3中可看到,電源阻抗有了較大改善,滿足低于最大電源阻抗的要求。
3 避免高速信號線跨越平面層分割
電源和地分割、線寬以及過孔等都會造成PCB傳輸線的阻抗不連續(xù),引起電源平面和地平面回流路徑不理想,造成電源完整性問題。為得到更好的信號質(zhì)量,可調(diào)節(jié)線寬和介質(zhì)層的厚度以及電源和地的分割線來滿足特性阻抗的要求。以FPGA_CLK為例,在當(dāng)前PCB中,其的傳輸線阻抗如圖4所示,阻抗在 43.5~54.7 Ω之間波動,波動過大。
為改善傳輸線特性,對PCB層疊做優(yōu)化。通過調(diào)節(jié)線寬,介質(zhì)層的厚度以及不要跨平面層分割等來滿足50 Ω特性阻抗的要求。優(yōu)化后的傳輸線阻抗如圖5所示。
FPGA_CLK在層疊結(jié)構(gòu)優(yōu)化后,傳輸線阻抗在49.5~50.5 Ω之間,滿足了阻抗匹配的要求。電源地網(wǎng)絡(luò)和信號網(wǎng)絡(luò)不是割裂的,而是緊緊耦合在一起的,所以電源地的噪聲還會通過耦合影響信號線,或者輻射到外面,會產(chǎn)生EMI、EMC的問題。通過電磁輻射方面的對比。圖6為沒有優(yōu)化時電磁輻射的波形,圖7為優(yōu)化后電磁輻射的波形。
通過圖中對比,電磁輻射明顯降低。
4 直流壓降
【本文標(biāo)簽】: 多層 pcb 多層PCB面板 沉金板 公司設(shè)備
【責(zé)任編輯】:鼎紀(jì)電子PCB??? 版權(quán)所有:http://www.pfrtnfp.com.cn/轉(zhuǎn)載請注明出處
掃一掃更精彩!
2001-2018 深圳鼎紀(jì)電子有限公司 版權(quán)所有
粵ICP備16081348號
全國服務(wù)熱線:0755-27586790
24小時銷售熱線:18025855806|18682125228
地址:深圳市寶安區(qū)西鄉(xiāng)黃崗嶺工業(yè)區(qū)灣區(qū)人工智能產(chǎn)業(yè)園B棟605
深圳鼎紀(jì)電子有限公司:單面PCB板